메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
유영관 (청주대학교) 손상희 (청주대학교)
저널정보
한국정보기술학회 한국정보기술학회논문지 한국정보기술학회논문지 제20권 제1호(JKIIT, Vol.20, No.1)
발행연도
2022.1
수록면
65 - 73 (9page)
DOI
10.14801/jkiit.2022.20.1.65

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
레일 투 레일 구조는 NMOS와 PMOS를 같이 사용하여 입력 범위를 VSS부터 VDD까지 전 범위로 확장시켰다. 하지만 두 트랜지스터의 동작이 겹치게 되면서 트랜스컨덕턴스의 변화를 야기하였다. 트랜스컨덕턴스가 일정하지 않다는 것은 전 범위를 입력으로 사용하는 레일 투 레일 구조에서 비선형 왜곡 문제를 초래하게 되고 주파수 보상을 방해하여 안정성에 문제를 일으킨다. 본 논문에서는 전류 미러 구조를 응용하여 트랜스컨덕턴스 변화량을 획기적으로 낮추는 방법을 제안하였다. 제안한 회로는 TSMC 0.18m CMOS 공정을 사용하여 구현하였으며 Cadence Virtuoso를 사용하여 검증하였다. 검증 결과 93dB의 이득과 437MHz의 단위 이득 대역폭, 1.8%의 트랜스컨덕턴스 변화율을 확인하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 레일 투 레일 입력단
Ⅲ. 일정한 트랜스컨덕턴스를 갖는 기존 회로
Ⅳ. 제안하는 회로의 동작 원리
Ⅴ. 제안하는 회로의 최종 구현 및 결과 검토
Ⅵ. 결론
References

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0