메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
권상욱 (단국대학교) 도경일 (단국대학교) 서정주 (단국대학교) 구용서 (단국대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2019년도 대한전자공학회 추계학술대회 논문집
발행연도
2019.11
수록면
186 - 189 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (8)

초록· 키워드

오류제보하기
This paper present a capless low drop out regulator (LDO) that improves the load transient response characteristics by using a current switching circuit. A voltage regulator circuit is placed between the error amplifier and the pass transistor inside the LDO regulator to improve the current characteristics of the voltage line, The proposed fast transient LDO structure was designed by a 0.18 um process with cadence’s virtuoso simulation. according to test results, the proposed circuit has a improved transient characteristics compare with conventional LDO. the simulation results show that the transient of rising increases from 1.054 us to 118 ns and the transient of falling decreases from 12.48 us to 3.2 us compared with conventional capless LDO. this Result has improved response rate of about 78%, 40%.

목차

Abstract
I. 서론
II. 본론
Ⅲ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2020-569-000091336