지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Ⅰ. 서론
Ⅱ. BIST를 위한 테스트 패턴 생성 방식
Ⅲ. 일반적인 매핑 방식
Ⅳ. 제안하는 2-phase 매핑 방식
Ⅴ. 실험 및 결과
Ⅵ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
VLSI 회로내의 RPR 고장의 검출을 위한 2-Phase 혼합모드 내장 자체 테스트 기법 ( 2-Phase Mixed-Mode BIST For the Detection of RPR Faults in VLSI Circuits )
대한전자공학회 학술대회
1997 .11
RPR 기술
정보통신 기술
2002 .05
RPR 기술 동향 및 향후 전망
[ETRI] 전자통신동향분석
2002 .10
큐 변화량에 따른 RPR 공평 알고리즘
한국통신학회 학술대회 및 강연회
2003 .04
RPR 기반의 망에서 공평성 메커니즘의 성능 분석을 위한 모의 시뮬레이터 개발
한국통신학회 학술대회 및 강연회
2003 .04
RPR 기반 망에서 향상된 대역폭 할당을 위한 새로운 공평 메커니즘
한국통신학회 학술대회 및 강연회
2004 .04
RPR 모듈을 위한 프로토콜 변환기의 구현
한국통신학회 학술대회 및 강연회
2003 .04
RPR MAC Fairness 알고리즘의 성능 분석
대한전자공학회 학술대회
2003 .07
Mixed-Mode Simulation for VLSI
대한전자공학회 기타 간행물
1992 .01
VLSI Design
대한전자공학회 단기강좌
1983 .01
양방향 이중 링 네트워크를 위한 2.5Gbps RPR 모듈의 설계
대한전자공학회 학술대회
2002 .11
VLSI의 신뢰성 ( Reliability Issues in VLSI )
대한전자공학회 학술대회
1987 .05
FAULT MODELING AND SIMULATION FOR VLSI CIRCUITS
ICVC : International Conference on VLSI and CAD
1989 .01
VLSI 회로 테스트 자동 생성 시스템
대한전자공학회 학술대회
1997 .01
VLSI 회로의 테스트 패턴 생성 기술
전자공학회지
1995 .12
VLSI설계와 CAD기술개발
전자진흥
1985 .01
고집적 메모리의 고장 및 결함 위치검출 가능한 BIST / BICS 회로의 설계 ( A Design of BIST / BICS Circuits for Detection of Fault and Defect and Their Locations in VLSI Memories )
한국통신학회논문지
1997 .10
블록 효과 감소 알고리듬의 VLSI 회로 구현
한국멀티미디어학회 학술발표논문집
2002 .11
VLSI 한계
대한전자공학회 단기강좌
1983 .01
0