개인구독
소속 기관이 없으신 경우, 개인 정기구독을 하시면 저렴하게
논문을 무제한 열람 이용할 수 있어요.
지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
ABSTRACT
Ⅰ. 서론
Ⅱ. PLL 시스템에서의 Phase Noise
Ⅲ. 시스템 Modeling과 분석
Ⅳ. 2차 PLL 시스템과 3차 PLL 시스템의 1/f noise variance 분석
Ⅴ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A Study on Phase Noise of the PLL frequency Synthesizer
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1988 .01
PLL 주파수 합성기에서 발생하는 위상잡음의 영향 ( The Effect on Phase Noise from PLL Frequency Synthesizer )
한국전자파학회논문지
2001 .10
A 8.35-㎓ Low Phase Noise PLL in 130-㎚ CMOS
대한전자공학회 ISOCC
2012 .11
위상잡음 해석을 이용한 RSSI용 PLL 주파수합성기 설계
전자공학회논문지-TC
2011 .12
Matlab을 이용한 Phase Locked Loop(PLL)의 Phase Noise Modeling
대한전자공학회 학술대회
2010 .11
레이다용 낮은 위상잡음을 갖는 초고속 주파수 합성기에 관한 연구
정보학연구
2009 .01
주파수 합성기를 위한 PLL 설계
한국통신학회 학술대회논문집
1998 .07
주파수 합성기를 위한 PLL 설계 ( A Design of PLL for Frequency Synthesizer )
한국통신학회 학술대회논문집
1998 .01
2진 입력 위상누산기를 이용한 디지탈 PLL 주파수합성기 설계 ( Design of a digital PLL frequency synthesizer using a phase accumulator )
대한전자공학회 학술대회
1995 .01
A low phase noise PLL with multiple charge pumps
대한전자공학회 ISOCC
2007 .10
DAC를 적용한 DDS Driven Offset PLL모델링 및 설계
한국인터넷방송통신학회 논문지
2012 .01
저전력 500㎒ CMOS PLL 주파수합성기 설계
대한전기학회 학술대회 논문집
2006 .10
900㎒ PLL 모듈의 설계 및 위상잡음 개선의 연구
한국통신학회 학술대회논문집
2001 .07
이중루프 PLL을 이용한 IMT-2000용 저위상잡음 주파수합성기의 설계 및 제작
대한전자공학회 학술대회
1999 .11
DDS Driven PLL 구조 주파수 합성기의 위상 잡음 분석
한국전자파학회논문지
2008 .11
MMDS용 PLL의 Phase Noise 특성에 관한 연구 ( A Study on Phase Noise Properties of PLL for MMDS )
대한전자공학회 학술대회
1997 .01
A Low Phase Noise PLL With Loop Filter Component Scaling Scheme
ICEIC : International Conference on Electronics, Informations and Communications
2006 .06
저전력 저잡음 클록 합성기 PLL 설계
대한전기학회 학술대회 논문집
2006 .10
이중 PLL 구조 주파수 합성기의 위상 잡음 개선
한국전자파학회논문지
2014 .09
0