지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. INTRODUCTION
Ⅱ. DEEP SUBMICRON MOSFET CURRENT MODEL
Ⅲ. TRANSIENT RESPONSE ANALYSIS
Ⅳ. PROPAGATION DELAY ESTIMATION
Ⅴ. RESULTS
Ⅵ. CONCLUSION
REFERENCES
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A New Delay Model for Large Digital CMOS Circuits
ICVC : International Conference on VLSI and CAD
1997 .01
An Accurate Timing Model for Nano CMOS Circuit Considering Statistical Process Variation
대한전자공학회 ISOCC
2007 .10
Nano CMOS 연구개발 동향 및 전망
전자공학회지
2007 .07
Fast and Accurate Delay Estimation for Digital CMOS VLSI
Journal of Electrical Engineering and Information Science
1998 .08
A Simple CMOS Delay Model for Wide Applications
대한전자공학회 기타 간행물
1996 .01
Fast and Accurate Delay Estimation for Digital CMOS VLSI
Journal of Electrical Engineering and information Science
1998 .08
DEVICE DESIGN FOR THE LOW POWER CMOS CIRCUIT
ICVC : International Conference on VLSI and CAD
1995 .01
CMOS 인버터의 지연 시간 모델 ( A Delay Model for CMOS Inverter )
전자공학회논문지-C
1997 .06
CMOS 회로에 대한 테스트 생성 방법 ( A Test Generation Method for CMOS Circuits )
대한전자공학회 학술대회
1988 .11
CMOS 회로의 테스트 생성 알고리즘 ( A Test Generation Algorithm for CMOS Circuits )
전자공학회지
1984 .11
CMOS 인버터의 지연시간
한국멀티미디어학회 학술발표논문집
1999 .11
An Integrated Cycle-Accurate Energy Measurement Circuit for CMOS VLSI Systems
대한전자공학회 ISOCC
2004 .10
CMOS 최적 회로 합성기 연구 ( An Optimized Sizing Program for CMOS Circuits )
한국통신학회 학술대회논문집
1989 .01
CMOS 최적 회로 합성기 연구 ( An Optimized Sizing Program for CMOS Circuits )
특정연구 결과 발표회 논문집
1989 .01
최소 지연 시간을 갖는 CMOS buffer 회로의 설계 기법 ( The Design Methodology of Minimum-delay CMOS Buffer Circuits )
전자공학회논문지
1988 .05
저전력 CMOS 기준전류 발생회로
대한전자공학회 학술대회
2001 .06
CMOS 회로 합성기에 대한 연구 ( Research on Circuit Synthesizer in CMOS )
한국통신학회 학술대회논문집
1987 .01
CMOS 조합 논리 회로에서의 빠른 천이 예측 기법 ( Fast and Accurate Estimation of the Transitions of CMOS Combinational Circuits )
대한전자공학회 워크샵
1996 .01
A CMOS Multi-phase Delay-Locked Loop for storage media using a 0.18-㎛ CMOS Process
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
저전력 CMOS 기준전압 발생 회로 ( A Low-Power CMOS Voltage Reference Circuit )
대한전자공학회 학술대회
1998 .01
0