메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Jung Yun Choi (Samsung Electronics CO., Ltd.) Bong Hyun Lee (Samsung Electronics CO., Ltd.) Kyung-Tae Do (Samsung Electronics CO., Ltd.) Hyung-Ock Kim (Samsung Electronics CO., Ltd.) Hyo-Sig Won (Samsung Electronics CO., Ltd.) Kyu-Myung Choi (Samsung Electronics CO., Ltd.)
저널정보
대한전자공학회 대한전자공학회 ISOCC ISOCC 2009 Conference
발행연도
2009.11
수록면
45 - 48 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
Since the manufacturing process has been scaled down under 65nm process, semiconductor industries have suffered from the yield loss although the total number of manufactured die has continuously increased. In order to overcome this ironic situation, industries have focused on the improvement of process technology, but reducing pattern size without a break makes this process improvement difficult. In this paper, we present the circuit techniques based on body and gate-length biasing to resolve this yield loss problem. Our application results show that up to 28% parametric yield can be improved by applying the proposed circuit techniques. In addition, the application of proposed methods does not need to have the specific platform since our methodology is quite easy to plug in general purpose application.

목차

Abstract
I. INTRODUCTION
II. CHIP DESIGN METHODS
III. APPLICATION RESULTS
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001482236