메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Keiichi Satoh (Yamagata University) Jubee Tada (Yamagata University) Kenta Yamaguchi (Yamagata University) Yasutaka Tamura (Yamagata University)
저널정보
대한전자공학회 ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications ITC-CSCC : 2008
발행연도
2008.7
수록면
341 - 344 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper, we propose complex multiplier suited for FPGA structure to achieve higher performance and lower cost. The complex multiplier is based on LUT (Look-Up-Table) and carry-chain from FPGA structure, we utilize Booth algorithm for partial product generation and Wallace tree utilizing effectively LUTs and carry-chains in the FPGA structure for the partial products compression to design it. We design Wallace trees of various types utilizing LUTs and carry-chains, the complex multipliers implemented the trees are synthesized by synthesis tool. Consequently, the proposed complex multipliers are superior to one synthesized by operator(’*’,’+’, and ’-’) from VHDL description for both the path delay and the scale.

목차

Abstract
1. Introduction
2. FPGA structure
3. Complex multiplier structure
4. Design
5. Experimental results
6. Conclusion
References

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001139374