메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
Korean Institute of Information Scientists and Engineers (구)정보과학회논문지 정보과학회논문지 제18권 제1호
발행연도
1991.2
수록면
93 - 103 (11page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 VHDL을 이용하여 하드웨어를 설계하는 VHDL 설계 지원 환경을 위한 front-end 설계에 대하여 기술한다. 알고리즘 레벨에서부터 게이트 레벨까지 시스템의 behavior 기술이 가능하도록 VHDL 부분사양을 선택하고, 이의 analyzer를 개발한 결과에 대하여 각 부분별론 기술한다. 또한 시뮬레이션과 하드웨어 설계에 필요한 VHDL 부분사양 설정의 기준을 제시한다. 이를 위한 심볼 테이블의 유지 및 관리, overloading resolution 알고리즘, 타입 검사, 시멘틱스 검사 등에 대하여 설명한다. 구현된 VHDL analyzer는 테스트 결과 하드웨어 설계에 필요한 VHDL 기술문에 대하여 유용한 중간형태를 생성하며, VHDL 설계 지원 환경 구축에 front-end 설계 툴로써 기능할 수 있음을 보였다.

목차

요약

ABSTRACT

1. 서론

2. VHDL 지원환경

3. Behavioral 모델링을 위한 VHDL 부분사양의 설정

4. VHDL Analyzer

5. 실험 결과

6. 결론

참고문헌

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017777981