지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
ABSTRACT
1. INTRODUCTION
2. STRATEGY FOR DOWNSIZING A CIRCUIT SCALE
3. STRUCTURE OF PROPOSED MULTIPIERS
4. ESTIMATIONS OF EFFECTS OF DOWNSIZING
5. CONCLUSIONS
6. ACKNOWLEDGEMENTS
REFERENCES
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A Comparison of Parallel Multipliers with Neuron MOS and CMOS Technologies
대한전자공학회 기타 간행물
1996 .01
Advanced Internet Technologies
한국통신학회 세미나
1998 .01
Advanced Propulsion Technologies
한국자동차공학회 추계학술대회 및 전시회
2014 .11
To Win the Race Against the Advanced Technologies
대한토목학회지
2007 .12
A Charge-Pumping Circuit Using CMOS Technologies
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1996 .01
Advanced Wireless Communication System Technologies Towards Multimedia Age
대한전자공학회 세미나
1996 .01
8X8 비트 CMOS 병행 승산기 설계 ( Design of 8X8 Bit CMOS Parallel Multiplier )
한국통신학회 학술대회논문집
1989 .01
8 x 8 비트 CMOS 병행 승산기 설계 ( Design of 8 x 8 bit CMOS Parallel Multiplier )
특정연구 결과 발표회 논문집
1989 .01
Information Technologies In 2005
대한전자공학회 세미나
1996 .01
Advanced Technologies and Applications for Security and Multimedia Computing
JIPS(Journal of Information Processing Systems)
2016 .01
A single low-voltage CMOS analog multiplier
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2007 .07
Multiplier 합성
대한전자공학회 기타 간행물
1992 .01
전류모드 CMOS 다치 논리회로를 이용한 32×32-Bit Modified Booth 곱셈기 설계
전자공학회논문지-SD
2003 .12
3직 Rate Multiplier의 설계 ( On the Design Methods of Ternary Rate Multiplier )
한국통신학회지(정보와통신)
1981 .01
진보된 승산기 구성에 관한 연구
대한전자공학회 학술대회
2017 .06
A Highly Linearized CMOS Multiplier with a Controlled Tail Current Source
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
Advanced Environmentally Friendly Vehicle Technologies Eying 2020 and Beyond
한국자동차공학회 춘 추계 학술대회 논문집
2008 .04
Advanced Multiplayer Board Technologies
ICVC : International Conference on VLSI and CAD
1991 .01
A Highly Linearized CMOS Multiplier Using Compensation Technique for the Mobility Reduction
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
CMOS 상보형 구조를 이용한 아날로그 멀티플라이어 설계 ( Design of A CMOS Composite Cell Analog Multiplier )
전자공학회논문지-SC
2000 .03
0