메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
고병수 (광운대학교) 양현준 (광운대학교) 공진흥 (광운대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2007년도 SOC 학술대회
발행연도
2007.5
수록면
182 - 185 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (5)

초록· 키워드

오류제보하기
본 연구에서는 플랫폼기반 H.264 디코더 IP 통합설계에 있어 플랫폼 성능에 영향을 주는 듀얼/싱글 버스구조와 3~6 실행 파이프라인 단계를 설계 변수로 하여 시스템 성능을 비교하였다. 싱글/듀얼 공유버스를 통한 디코더 IP 간의 데이터 이동성능에서 버스활용 효율을 극대화하면서 요구되는 최소의 공유버스 구조를 탐색하였으며, 파이프라인 단계 내 IP 간 데이터이동을 전용버스를 통해 이루어지게 하여 파이프라인 주기 효율을 개선해서 H.264 디코더 IP 통합설계의 데이터 처리 성능을 높이고자 하였다. 버스구조와 파이프라인 단계에 대한 H.264 IP 통합 설계의 디코더 시스템 처리 성능을 비교하기 위해서 플랫폼의 공유버스와 IP간 전용버스, 공유버스를 통한 IP 간 데이터 이동 및 IP 병행 실행 등 전반적인 H.264 디코더 시스템 동작 및 성능을 비교할 수 있는 트랜잭션 레벨 모델링 및 시뮬레이션을 수행하였다. ARM사의 SoC Designer 6.1 툴로 H.264 디코더 시스템의 처리 성능을 비교한 결과, 싱글 공유버스에서 UVLD IP와 CAVLD IP가 전용버스로 연결된 4단 파이프라인으로 동작하는 H.264 디코더 IP 통합설계가 최적의 성능을 보였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 플랫폼기반 H.264 디코더 IP 통합설계
Ⅲ. 실험 및 고찰
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-000994164