메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Hirofumi KAWAUCHI (Ritsumeikan University) Toshio MORIKAWA (Ritsumeikan University) Ryohei MURASHIMA (Ritsumeikan University) Ittetsu TANIGUCHI (Ritsumeikan University) Masahiro FUKUI (Ritsumeikan University)
저널정보
대한전자공학회 ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications ITC-CSCC : 2009
발행연도
2009.7
수록면
1,024 - 1,027 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This paper presents a new power macro-modeling technique for resister transfer level (RTL). RTL power macro-modeling technique is well known as promising technique for fast power estimation. Our method is based on a table look-up constructed by statistical information extracted from the primary inputs to the circuit. In this paper, we propose a novel power estimation method with a new parameter SD. This parameter characterizes switching activity of an internal circuit. The switching activities of each gate are strongly related with the power consumption. Experimental results show that the proposed method improves RMS error about 10% in average with the ISCAS-85 combinational circuits. The average RMS error of our model was 4.5%.

목차

Abstract
1. Introduction
2. Table-based Macro-modeling
3. New parameter: SD
4. Experimental Results
5. Conclusion and Future work
References

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004022390