메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
한국정보기술학회 한국정보기술학회논문지 한국정보기술학회논문지 제7권 제6호
발행연도
2009.12
수록면
27 - 33 (7page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 시간 조건하에서 태스크에 따른 저전력 알고리즘을 제안하였다. 태스크에 따라 저전력 회로를 구현하기 위해서는 각 태스크에 따라 동작되는 회로의 특성을 분석한다. 회로는 크게 프로세서와 주변 입출력 장치를 포함한 디바이스로 분리하여 고려한다. 또한 태스크에 따라 3가지 상태로 구분하였다. 첫 번째는 프로세서만을 이용하는 경우이며, 두 번째는 디바이스만을 이용하는 경우, 세 번째는 프로세서와 디바이스 모두를 사용하는 경우이다. 이러한 분류는 프로세서의 저전력에 적합한 DVS 알고리즘과 디바이스에 적합한 DPM 알고리즘을 경우에 따라 사용하여 저전력의 결과를 얻기 위해서이다. 프로세서만 사용할 경우에는 DVS 알고리즘을 응용한 F_DVS 알고리즘을 적용하였다. 디바이스만 사용할 경우에는 DPM 알고리즘을 응용한 Comb_DPM 알고리즘을 적용하였으며, 모두 사용할 경우에는 DVS와 DPM 알고리즘을 혼합 사용한 Comb_D&D 알고리즘을 적용하였다. 실험 결과 알고리즘 미적용 시에 비해 40.4%의 전력 소모가 감소되었으며 DVS_DPM 알고리즘에 비해 4.4% 감소된 결과를 나타내었다. 또한 시간 제약 조건에 따른 소모 전력을 비교한 결과 제한 시간이 작을수록 소모 전력이 증가하는 결과를 나타내었다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 시간제약 조건하에서 태스크에 따른 저전력 알고리즘
Ⅲ. 실험
Ⅳ. 실험 결과
Ⅴ. 결론 및 추후 연구
참고문헌
저자소개

참고문헌 (2)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2010-566-001618517