메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
대한기계학회 대한기계학회 춘추학술대회 대한기계학회 2006년도 춘계학술대회 강연 및 논문 초록집
발행연도
2006.6
수록면
322 - 327 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In the mobile electronic appliances market, the feature of products is getting smaller, thinner and more multi-functional. Therefore, mobile products are easily damaged from drop/impact and thermal cycling load. To make them more reliable under these conditions, the junction area between chips and PCB should be designed to bear up under drop/impact. And the heat caused by main chip (Memory & DMB channel chip) should be dissipated as quickly as possible. From the viewpoint of CAE simulation, although those two problems (drop & heat) should be considered simultaneously, they should not. Because the outline of PCB mainly depends on the location of main chip, positioning the main chip is one of the most important steps in the initial design stage. And the dynamic stress from free drop and heat caused by main chip are the one of the most critical factors to position the main chip. This paper presents the design process for positioning the main chip on PCB of PMP using MDO method. That is, the trade-off design variables between drop and thermal loading analysis were identified and system level optimization is performed in parallel. The main theme of this paper is to provide a way to get MDO solution of the PMP model in the early design stage.

목차

Abstract

1. Introduction

2. Method of Analysis

3. Simulation Result

4. Improved Design

5. Conclusion

References





참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-550-016796458