메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
본 논문은 SpecCharts 언어를 분석하고, HW/SW 통합설계시에 시스템 기술 언어로서 SpeCharts를 사용할 수 있도록 SVT(SpecCharts_to_VHDL Translator)를 설계한다. SpecCharts는 HW/SW 통합설계를 이용한 내장형 시스템의 설계에 가장 적합한 시스템 기술 언어로써 알려져 왔으나, SpecCharts를 이용할 수 있는 기술 환경과 합성틀이 없어서 실제 연구에 사용되지 못했다. 이를 위해 SpecCharts를 지원하는 설계틀이 개발 중에 있으나, 개발에 걸리는 비용과 시간이 많아 현실적이지 못하다. 이러한 이유로 본 논문에서는 SpecCharts 기술을 VHDL 기술로 바꾸어 주는 SVT(SpecCharts_to_VHDL Translator)를 설계하여, 기존의 COMPASS, Synopsys 등의 합성틀을 그대로 이용할 수 있도록 하였다. 그리고 웹 기반의 시스템 기술 환경을 수용하여 본 연구가 앞으로 HW/SW 통합설계의 연구시에 재사용될 수 있도록 고려하였다. 또한 SpecCharts 기술이 SVT에 의해서 VHDL로 변환되는 과정을 예제를 통해 검증하였다.

목차

요약

1. 서론

2. SpecCharts 언어의 분석

3. SVT(SpecCharts_to_VHDL Translator) 설계

4. 설계 구현 및 예

5. 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017928693