메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
Korean Institute of Information Scientists and Engineers 한국정보과학회 학술발표논문집 한국정보과학회 1992년도 봄 학술발표논문집 제19권 제1호
발행연도
1992.4
수록면
519 - 522 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 하드웨어 상위수준 합성을 위한 Control and Data Flow Graph 로 부터 VHDL Subset을 생성하는 시스템 설계 및 구현에 관한 논문으로서 지난해의 “VHDL 로부터 CDFG 생성” 연구의 계속된 연구이다. 지난해의 연구인 VHDL로 부터 생성된 CDFG는 CDFG Editor를 거쳐 상위수준 합성을 위해 사용될 수 있다. 이번 연구에서는 Editor를 거쳐 완성된 CDFG를 다시 VHDL로 변환 시켜 봄으로서 생성된 VHDL을 상용화 된 Simulation 도구에서 실행시켜 CDFG를 검증 및 활용할 수 있다. CDFG를 VHDL로 변환하기 위해 parser를 구성 하였으며 parsing된 결과로는 table 형태의 자료구조를 이용하여 VHDL을 생성하였다. 생성된 VHDL은 Structural, Bebavioral 또는 Mixed description 형태의 VHDL Subset 이다. 이러한 연구는 한국전자통신연구소의 지원하에 이루어 지고 있으며 여기서 정의된 CDFG 형태도 ETRI에서 정의된 형태를 사용한다.

목차

- 요약 -

1. 개요

2. VHDL subset

3. 시스템 설계 및 구현

4. 실행 예

5. 결론

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017917683