메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 연구에서는 시간ㆍ공간 변화에 의해 다기능 처리기를 갖도록 설계된 시스톨릭 어레이에서 제어 신호를 파이프라이닝 형태로 공급하는 방법을 제시한다. DG(data dependency graph)상의 동일 기능 계산 점들에 제어 신호 의존 관계를 부여하고, 그것을 통하여 각 PE(processing element)의 기능을 통제하는 방법에 대한 연구이다.

목차

요약

1. 서론

2. 시스톨릭 어레이 모델(Systolic array model)

3. 변환된 시스톨릭 어레이가 지향해야 할 방향

4. 제어 신호 정보 파이프라이닝(Control, Signal Data pipelining)을 위한 제약 조건

5. 결론

참고 목록

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017900853