지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A Design of CMOS 1st-Order Delay-Line DPLL for Clock Regeneration
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1996 .01
A CMOS Multi-phase Delay-Locked Loop for storage media using a 0.18-㎛ CMOS Process
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
CMOS 인버터의 지연시간
한국멀티미디어학회 학술발표논문집
1999 .11
CMOS 인버터의 지연 시간 모델 ( A Delay Model for CMOS Inverter )
전자공학회논문지-C
1997 .06
SCALING HIGH PERFORMANCE CMOS INTO THE 21st CENTURY
ICVC : International Conference on VLSI and CAD
1995 .01
Principles of CMOS System Design
한국통신학회 워크샵
1986 .01
A New Delay Model for Large Digital CMOS Circuits
ICVC : International Conference on VLSI and CAD
1997 .01
CMOS 표준 셀의 자동설계 ( An Automated Design of CMOS Standard Cells )
전자공학회논문지
1986 .11
A Simple CMOS Delay Model for Wide Applications
대한전자공학회 기타 간행물
1996 .01
2.5V-2.4㎓ CMOS 전력 증폭기의 설계
대한전자공학회 학술대회
2000 .06
0.5㎛ 이하의 CMOS 기술을 위한 공정 및 소자 설계에 관하여 (On the Process and Device Design for Sub-0.5㎛ CMOS Technology )
대한전자공학회 학술대회
1989 .01
CMOS 회로에 대한 테스트 생성 방법 ( A Test Generation Method for CMOS Circuits )
대한전자공학회 학술대회
1988 .11
CMOS 게이트의 지연시간 예측 모델 ( CMOS Gate Delay Modeling Using Spice )
대한전자공학회 학술대회
1997 .11
CMOS 회로의 테스트 생성 알고리즘 ( A Test Generation Algorithm for CMOS Circuits )
전자공학회지
1984 .11
CMOS 아날로그 셀 라이브레리 설계에 관한 연구 - CMOS 온-칩 전류 레퍼런스 회로 ( A Study on a CMOS Analog Cell-Library Design ( - A CMOS On-Chip Current Reference Circuit ) )
전자공학회논문지-A
1996 .04
CMOS기반 홀 플레이트 설계에 관한 연구
대한전자공학회 학술대회
2016 .11
누설전력소비만을 갖는 CMOS 전달게이트 회로
대한전자공학회 학술대회
2008 .06
넓은 출력 범위를 갖는 CMOS Line Driver 에 관한 연구 ( A Study of CMOS Line Driver with Large Output Swing )
전자공학회논문지-S
1997 .05
CMOS 게이트의 지연시간 예측 모델
대한전자공학회 학술대회
1997 .11
CMOS LC VCO Using 0.18 μm Mixed Signal CMOS Process
대한전자공학회 ISOCC
2006 .10
0