지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
전류모드 CMOS에 의한 다치논리회로의 설계
대한전기학회 학술대회 논문집
1988 .07
전류모드 CMOS에 의한 다치논리회로의 설계 ( Design of Multivalued Logic Circuits using Current Mode CMOS )
대한전자공학회 학술대회
1988 .07
전류모드 CMOS에 의한 동기 다치논리 순차회로의 설계 ( Design of Synchronous Multivalued Logic Sequential Circuits using Current-mode CMOS )
대한전자공학회 학술대회
1987 .11
전류모드 CMOS 다치회로 구현과 MVL 함수 합성에 관한 연구 ( A Study on the Implementation of Current-Mode CMOS Multiple-Valued Circuits and the Synthesis of MVL Function )
대한전자공학회 학술대회
1995 .07
전류모드 CMOS 다치회로 구현과 MVL함수 합성에 관한 연구
대한전자공학회 학술대회
1995 .06
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
ROM 구조의 전류모드 CMOS에 의한 다치 논리회로의 설계 ( Design of Multivalued Logic Circuit using Current Mode CMOS with ROM Structure )
대한전자공학회 학술대회
1987 .11
CCD게이트상의 전류모드 CMOS변환에 의한 다치논리 회로 설계
대한전자공학회 학술대회
1994 .11
CCD 게이트상 전류모드 CMOS변환에 의한 다치논리 회로 설계 ( On MVL design using Current-Mode CMOS transformation over CCD )
대한전자공학회 학술대회
1994 .11
전류모드 CMOS를 이용한 다치논리의 Encoder-Decoder 설계
대한전자공학회 학술대회
1995 .06
전류모드 CMOS를 이용한 다치논리의 Encoder-Decoder 설계 ( On MVL of Encoder-Decoder Design using Current-Mode CMOS )
대한전자공학회 학술대회
1995 .07
새로운 동적 CMOS 논리 설계방식을 이용한 고성능 32비트 가산기 설계 ( Design of a High-Speed 32-Bit Adder Using a New Dynamic CMOS Logic )
전자공학회논문지-A
1996 .03
전류모드 CMOS를 이용한 일반화된 다치 승산기 구현을 위한 고속 병렬 알고리듬에 관한 연구 ( A Study on the Fast Parallel Algorithm for the Implementation of Generalized Multiple-Valued Multiplier Using Current Mode CMOS )
대한전자공학회 학술대회
1996 .07
광병렬 가산기의 구성을 위한 알고리즘 제안 및 광학적인 구현 ( Algorithm Proposal and Implementation for Optical Parallel Adder )
대한전자공학회 학술대회
1992 .01
새로운 저전압 Cmos 전류모드 적분기 설계 ( Design of A New Low-Voltage Cmos Current-Mode Integrator )
대한전자공학회 학술대회
1996 .01
저전압 CMOS 전류 모드 연속 시간 필터 설계 ( Design of Low Voltage CMOS Current-mode Continuous-Time Filter )
대한전자공학회 학술대회
1997 .01
고속 64 비트 CMOS 뎃셈기의 구조 및 설계 ( An Architecture and Design of a Fast 64-bit Static CMOS Adder )
대한전자공학회 학술대회
1996 .01
저전력 전류모드 CMOS 기준전압 발생 회로
대한전자공학회 학술대회
1998 .11
0