메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학위논문
저자정보

김찬유 (충북대학교, 충북대학교 대학원)

지도교수
최호용
발행연도
2020
저작권
충북대학교 논문은 저작권에 의해 보호받습니다.

이용수2

표지
AI에게 요청하기
추천
검색

이 논문의 연구 히스토리 (5)

초록· 키워드

오류제보하기
In this thesis, a highly integrated 3-channel DC-DC converter has been designed using a dead time controller for wearable AMOLED display. The 3-channel DC-DC converter has VPOS channel using a boost converter, VNEG channel using an inverting charge, and VAVDD channel using a LDO. The VPOS is designed as a boost converter using a dead time controller which makes off-time of P-N power transistors keep optimal to reduces power loss. Additionally, the PWM-SPWM (set-time variable pulse width modulation) dual mode method is used to increase power efficiency at light load. The VNEG is designed using a 0.5x regulated inverting charge pump circuit to increase power efficiency. And a PSM (pulse skipping modulation) controller is adopted to make switching signals skipped to reduce switching loss. The AVDD is designed using a LDO for additional power supply. The proposed 3-ch DC-DC converter has been fabricated using a 0.18 μm BCDMOS process. Measurement results show that the integrated power supply has power efficiency of 35% ∼ 74% and ripple voltage of 20 mV for load current range of 1 mA ∼ 70 mA.

목차

Ⅰ. 서 론 1
Ⅱ. 제안하는 데드 타임 제어기 4
2.1. 데드 타임 4
2.1.1. 데드 타임 전력 손실 4
2.1.2. 기존의 데드 타임 회로 8
2.2. 제안하는 적응형 데드 타임 제어기 9
2.2.1. 데드 타임 제어기 회로 9
2.2.2. 데드 타임 제어기 동작 11
Ⅲ. 데드 타임 제어기를 이용한 웨어러블 AMOLED 디스플레이용 3-채널 DC-DC 변환기 회로 설계 12
3.1. 회로 설계 15
3.1.1. 적응형 데드 타임 제어기를 적용한 게이트 드라이버 16
3.1.2. SPWM 방식의 듀얼 모드 18
3.2. 회로 설계 21
3.2.1. 0.5x 모드 동작 회로 22
3.2.2. PSM 제어기 25
3.2.3. DIM 제어기 26
3.3. 회로 설계 28
Ⅳ. 전체회로 시뮬레이션 29
4.1. 전체회로 시뮬레이션 29
4.1.1. 출력 전압 특성 30
4.1.2. Regulation 및 Transient 특성 31
4.1.3. 데드 타임 특성 33
4.1.4. 주파수 특성 35
4.1.5. 전력 효율 36
Ⅴ. 칩 구현 결과 38
5.1. 칩 측정 결과 38
5.2. 전기적 특성 비교 43
Ⅵ. 결 론 45
참고문헌 46
감사의 글 49

최근 본 자료

전체보기

댓글(0)

0