메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학위논문
저자정보

원다솔 (충북대학교, 충북대학교 대학원)

지도교수
최호용
발행연도
2015
저작권
충북대학교 논문은 저작권에 의해 보호받습니다.

이용수1

표지
AI에게 요청하기
추천
검색

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
In this thesis, a self-refresh clock circuit for 1T-memory had been designed using inverter chain with the same size and a reference oscillator, based on the temperature-to-digital data converter (TDC).
The circuit consists of a temperature-to-pulse converter which converts temperature to pulse, a pulse-to-digital data converter using reference oscillator, and a clock generation circuit which generates five refresh clocks by temperature range.
Simulation and chip implementation results using TSMC 0.18㎛ CMOS process show that refresh clocks with 72㎳, 35㎳, 18㎳, 7㎳ and 3.3㎳ clock periods are generated, the circuit has power consumption of 1.5㎽ with 3.3V voltage supply, and the designed areas of TDC and clock generator are 145 ㎛ x 319 ㎛ and 193 ㎛ x 402㎛, respectively.

목차

Ⅰ. 서 론 1
Ⅱ. 1T-메모리 및 refresh 클록 회로 3
1. 1T-메모리 3
(1) 1T-메모리 셀 3
(2) 1T-메모리 응용 4
2. 1T-메모리용 self-refresh 6
(1) Self-refresh 개요 6
(2) Self-refresh 의한 전력소모 7
3. 기존의 refresh 클록 회로 8
Ⅲ. TPC를 이용한 self-refresh 클록 회로 설계 10
1. 온도에 따른 self-refresh 클록 회로의 클록 주기 10
2. TPC를 이용한 self-refresh 클록 회로 설계 13
(1) 온도-펄스 변환회로 15
(2) 펄스-데이터 변환회로 18
(3) Self-refresh 클록생성회로 23
Ⅳ. 시뮬레이션 결과 및 칩 구현 27
1 인버터 체인의 전파지연시간 27
2 Self-refresh 클록 회로 28
3 레이아웃 설계 32
4 기존 방식과의 비교 33
5 칩 구현 결과 36
Ⅴ. 결 론 43
참고문헌 44

최근 본 자료

전체보기

댓글(0)

0