지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
I. 서론
II. 본론
III. layout 및 Post-Simulation 결과
IV. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
CMOS 캐스코드 2단 연산증폭기
대한전자공학회 학술대회
2024 .11
이중 slew-rate boosting 회로를 사용한 저잡음 다중경로 증폭기 설계
대한전자공학회 학술대회
2024 .06
안정도 성능을 향상한 2단 연산증폭기 설계
대한전자공학회 학술대회
2024 .11
이중 캐스코딩 CMOS 2단 연산증폭기
대한전자공학회 학술대회
2024 .06
Design of Two Stage CMOS Operational Amplifier
대한전자공학회 학술대회
2019 .06
2단 연산 증폭기 설계 및 성능 최적화
대한전자공학회 학술대회
2024 .11
저전력 광대역 CMOS 2단 연산 증폭기 설계
대한전자공학회 학술대회
2024 .11
단일 캐스코드 CMOS 2단 연산 증폭기
대한전자공학회 학술대회
2024 .11
발전기 Slew Rate 감소 방안
한국신뢰성학회 학술대회논문집
2016 .11
A 3.6V Rail-to-Rail Operational Amplifier with Constant gm
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2015 .06
고성능 GBW 및 SR 의 CMOS 2 단 연산 증폭기
대한전자공학회 학술대회
2024 .06
65 ㎚ CMOS 공정을 이용한 W-대역 전력증폭기 설계
한국전자파학회논문지
2016 .03
전압 버퍼 회로를 활용한 CMOS 2단 연산 증폭기 설계
대한전자공학회 학술대회
2024 .11
180-nm CMOS 공정을 이용한 저전력 2단 연산증폭기 설계
대한전자공학회 학술대회
2024 .11
입 출력 시간차이를 이용한 전류 부스팅 구조를 갖는 DDI(Display Driver IC)용 저소비전력 고슬루율 CMOS 버퍼증폭기 설계에 관한 연구
한국정보기술학회논문지
2018 .01
Analysis of Fully Differential Folded-Cascode Cross-Coupled Power Amplifier
제어로봇시스템학회 국제학술대회 논문집
2022 .11
28-㎚ CMOS 공정을 이용한 W-대역 레이다 송신기용 전력증폭기 설계
한국전자파학회논문지
2022 .11
향상된 전압 이득을 갖는 폴디드 캐스코드 증폭기 설계
대한전자공학회 학술대회
2024 .06
130 nm SOI CMOS 공정을 이용한 Ku 대역 구동 증폭기 설계
한국전자파학회논문지
2024 .08
2-Stage OPAMP 버퍼 증폭기를 위한 Slew rate 향상 기법
대한전자공학회 학술대회
2020 .08
0