메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
김재형 (창원대학교)
저널정보
한국통신학회 한국통신학회논문지 한국통신학회논문지 제47권 제12호
발행연도
2022.12
수록면
2,179 - 2,191 (13page)
DOI
10.7840/kics.2022.47.12.2179

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 NB-IoT 하향링크의 기지국 송신기 물리 계층을 FPGA에 Simulink model을 기반으로 설계 및 구현을 하였다. 적용된 규격은 3GPP TS36 V.15에서 standalone 및 FDD 모드를 기준으로 구현하였다. 송신기는 L1 인터페이스 레지스터에 의하여 전달되는 채널 파라미터를 이용하여 NPBCH, NPSS, NSSS, NPDCCH 및 NPDSCH의 subframe grid와 시간 영역의 파형을 발생시킬 수 있도록 하였다. 기지국 송신기의 물리 계층의 기능들은 HDL 변환이 가능한 Simulink 블록과 MATLAB 스크립트를 이용하여 설계하였다. MATLAB Simulink를 이용하여 설계한 모델은 논리 시뮬레이션, Verilog HDL 생성 및 FILS (FPGA In the Loop) 검증 과정을 모두 동일한 Simulink 환경에서 실행을 한 후, Xilinx Zynq Ultrascale 개발보드에서 FPGA 구현을 하고 설계 검증을 하였다. 구현된 하향링크 송신기는 Amarisoft의 NB-IoT UE emulator를 이용하여 수신 및 복조를 하여 송신 신호의 오류 여부를 최종 확인하였다.

목차

요약
ABSTRACT
Ⅰ. 서론
Ⅱ. 모델 기반 기지국 송신기 설계
Ⅲ. 모델 블록의 검증 및 FPGA 시험
Ⅳ. 결론
References

참고문헌 (16)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0