메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
한국전기전자재료학회 전기전자재료학회논문지 전기전자재료학회논문지 제26권 제2호
발행연도
2013.1
수록면
92 - 97 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색

초록· 키워드

오류제보하기
본 연구에서는 유기박막트랜지스터에서 발생하는 시간에 따른 문턱전압 이동 현상을 SPICE 시뮬레이션 툴에 구현하는 방법을 제안한다. 컴퓨터 프로그램으로 구현하기 위하여 문턱전압 이동 현상을 시간 구간들로 분해하고 수치해석 모델로 작성하였다. 수치해석 모델에서 SPICE 툴에 적합한 시뮬레이션 모델을 도출하였으며, 모델의 확장성과 복잡성을 고려하였다. 수치해석 모델과 시뮬레이션 모델을 사용하여 임의의 유기박막트랜지스터의 문턱전압 이동을 AIM-SPICE 툴에 구현하였으며, 시뮬레이션 결과와 실험 데이터가 일치하는 것을 확인하였다. 또한 stretched-exponential 형태의 문턱전압 이동 모델도 AIM-SPICE에 구현하였으며, 결과들로부터 본 연구에서 제안하는 방법은 다양한 문턱전압 이동 현상을 SPICE 툴에 구현하는데 적합한 것을 확인하였다.

목차

등록된 정보가 없습니다.

참고문헌 (12)

참고문헌 신청

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0