메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
박창석 (경남대) 정태욱 (경남대)
저널정보
한국조명·전기설비학회 조명·전기설비학회논문지 조명·전기설비학회논문지 제30권 제6호
발행연도
2016.6
수록면
87 - 93 (7page)
DOI
10.5207/JIEIE.2016.30.6.087

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This paper proposes a dc error compensation algorithm using dq synchronous reference frame phase-locked-loop in single-phase grid-connected inverters. The dc errors are caused by the process of analog-to-digital conversion and the grid voltage during measurement. If the dc offset error is included in the phase-locked-loop system, it can cause distortion in the grid angle estimation with phase-locked-loop. Accordingly, recent study has dealt with the integral technique using the synchronous reference frame phase-locked-loop method. However, the existing algorithm has a drawback that is a slow dynamic response because monitoring the one period of the grid voltage has to be required. In this paper, a dc offset error compensation algorithm for improving the response characteristic is proposed by using the SRF phase-locked-loop. The simulation and the experimental results were presented to demonstrate the effectiveness of the proposed compensation dc offset error compensation algorithm.

목차

Abstract
1. 서론
2. 시스템 모델링
3. 시뮬레이션
4. 실험결과
5. 결론
References

참고문헌 (9)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2017-565-000882343