메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
김상완 (에이디칩스) 차영호 (에이디칩스) 김관영 (에이디칩스) 민병권 (에이디칩스)
저널정보
대한전자공학회 대한전자공학회 학술대회 2015년도 대한전자공학회 하계종합학술대회
발행연도
2015.6
수록면
102 - 105 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
The program memory occupies the largest area in the SoC into multiple functions on a single chip. A architecture needs to be high code density to resolve these issues. And in this paper, we have designed a microprocessor using the EISC architecture. The microprocessor in the FPGA design was verified. It was analyzed using a benchmark program code density as compared to the ARM mode of thumb.

목차

Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 구현
Ⅳ. 결론 및 향후 연구방향
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2016-569-001691675