지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. 고속 비교기의 제한
Ⅲ. 고속 비교기의 설계
Ⅳ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
저전력용 CMOS 비교기의 시스템 응용을 위한 옵셋 전압 최소화 기법 ( An Offset - Voltage Reduction Technique for System Applications of a Low - Power CMOS Comparator )
전자공학회논문지-C
1997 .12
저전력 / 고속 비교기 설계에 관한 연구 ( A Study on The Design of Low Power , High-Speed Comparator )
대한전자공학회 학술대회
1996 .11
저전력/고속 비교기 설계에 관한 연구
대한전자공학회 학술대회
1996 .11
비교기 입력 오프셋 보상기능이 있는 CMOS 0.18um 공정을 이용한 10 Bit의 SAR ADC
대한전자공학회 학술대회
2016 .11
저전압 저전력용 CMOS 비교기의 시스템 응용 기법 ( System Application Techniques of A Low-Voltage Low-Power CMOS Comparator )
대한전자공학회 학술대회
1996 .11
저전압 저전력용 CMOS 비교기의 시스템 응용 기법
대한전자공학회 학술대회
1996 .11
Pipeline 으로 연결된 비교기의 설계 ( A Design of Pipelined CMOS Comparator )
대한전자공학회 학술대회
1989 .01
고속 다이나믹 래치 비교기의 오프셋 최소화 기법
대한전자공학회 학술대회
2000 .11
정착시간 최소화 기법을 적용한 고속 CMOS A / D 변환기 설계 ( A High-Speed CMOS A / D Converter Using an Acquisition-Time Minimization Technique )
전자공학회논문지-C
1999 .05
초기화 스위치를 이용해 오프셋을 감소시킨 고속 다이나믹 래치 비교기 설계 ( Design of High Speed Dynamic Latch Comparator with Reduced Offset using Initialization Switch )
전자공학회논문지-SD
2000 .10
다중 입력 디지털 비교기를 위한 알고리즘 및 회로의 설계
한국방송미디어공학회 학술발표대회 논문집
2016 .11
오프셋 전압을 이용한 CMOS 연산 증폭기의 새로운 테스팅 기법
대한전자공학회 학술대회
1998 .11
오프셋 전압을 이용한 CMOS 연산 증폭기의 새로운 테스팅 기법 ( Novel Testing Method of CMOS Operation Amplifier Using Offset Voltage )
대한전자공학회 학술대회
1998 .11
오프셋 전압을 이용한 CMOS 연산증폭기의 테스팅 ( Testing of CMOS Operational Amplifier Using Offset Voltage )
전자공학회논문지-SD
2001 .01
고속 A/D 컨버터를 위한 저전력 비교기
대한전자공학회 학술대회
2011 .11
다이나믹 CMOS 비교기를 이용한 저 전력 4-PAM 수신기
대한전자공학회 학술대회
2011 .11
K_ACD : CMOS 연산 증폭기 및 비교기 회로 설계 툴 ( K_ACD : A Design Tool for CMOS OP Amp and Comparator Circuits )
대한전자공학회 학술대회
1994 .11
K_ACD : CMOS 연산 증폭기 및 비교기 회로 설계 툴
대한전자공학회 학술대회
1994 .11
Principles of CMOS System Design
한국통신학회 워크샵
1986 .01
낮은 공급전압에서 저전력 고속 동작을 위한 비교기 설계
대한전자공학회 학술대회
2010 .06
0