메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
조충상 (광주과학기술원) 이영한 (광주과학기술원) 오유리 (광주과학기술원) 김홍국 (광주과학기술원)
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2006년도 추계학술대회 논문집Ⅱ
발행연도
2006.11
수록면
675 - 678 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper, we address the complexity reduction of a real-time DSP implementation of the MPEG-Ⅰ Layer Ⅱ decoder by using the linear assembly. The DSP processor used in this work is a fixed-point digital signal processor, TMS320C6416, and the linear assembly is supported by Texas Instruments in order to improve the performance of DSP programming using the C language and a cross compiler. Especially, we apply the linear assembly programming in the synthesis filtering of the MPEG-Ⅰ Layer Ⅱ decoder since the synthesis filtering module requires the most processing time among all the processing modules of the decoder. As a result, we achieve processing time reduction of 24% by applying the linear assembly programming compared with the C programming when stereo audio signals are sampled at a rate of 48 ㎑ and compressed with a bit rate of 384 bit/s.

목차

Abstract
Ⅰ. 서론
Ⅱ. TMS320C6416 및 MPEG-Ⅰ Layer Ⅱ 오디오 복호화기
Ⅲ. MPEG-Ⅰ Layer Ⅱ 오디오 코덱의 TMS320C6416 DSP 구현
Ⅳ. Linear assembly를 이용한 성능 개선
Ⅴ. 실험
Ⅵ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0