지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
1993
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
불완전하게 표현된 논리함수의 다단계 리드뮬러 회로합성
전기학회논문지
1994 .08
Don't care항을 고려한 리드뮬러 회로 설계
한국정보과학회 학술발표논문집
1993 .10
큐브 선택을 이용한 리드뮬러회로의 설계
대한전자공학회 학술대회
1993 .07
큐브 선택을 이용한 리드뮬러회로의 설계 ( Design of Two-level Reed-Muller Circuits by Cube selection )
대한전자공학회 학술대회
1993 .07
일반화된 리드 뮬러 계수 생성
대한전자공학회 학술대회
2015 .06
다단계 리드뮬러회로의 합성
한국정보과학회 학술발표논문집
1993 .04
가변 길이를 갖는 리드 뮬러 부호 설계에 관한 연구
한국통신학회 학술대회논문집
2015 .11
행렬연산을 이용한 다단계 Reed Muller 회로 합성 ( Synthesis of Multi-level Reed Muller Circuits Using Matrix Operations )
대한전자공학회 학술대회
1993 .01
이단계 Reed-Muller 회로의 최소화에 관한 새로운 접근 ( A New Approach to the Minimization of Two-level Reed-Muller Circuits )
전자공학회논문지-B
1993 .09
MRM : 상징행렬을 이용한 다단계 리드뮬러회로의 합성 도구 ( MRM : A Synthesis Tool for Multi-level Reed Muller Circuits using Symbolic Matrix )
전자공학회논문지-A
1995 .10
SYNTHESIS OF MULTI-LEVEL REED MULLER CIRCUITS USING MATRIX TRANSFORMATIONS
ICEIC : International Conference on Electronics, Informations and Communications
1993 .08
Synthesis of Multi-level Reed Muller Circuits Using Matrix Transformations
International Conference on Electronics, Informations and Communications
1993 .01
다수론이 결정자를 이용한 리드뮬러코드의 시스템 설계 ( Design of an Encoding-Decoding System using Majority-Logic Decodable Circuits of Reed-Muller Code )
한국통신학회지(정보와통신)
1985 .01
다수논리 결정자를 이용한 리드뮬러코드의 시스템 설계
한국통신학회논문지
1985 .10
함수복잡도를 이용한 큐브선택과 이단계 리드뮬러표현의 최소화 ( Cube Selection using Function Complexity and Minimization of Two - level Reed - Muller Expressions )
전자공학회논문지-A
1995 .06
Reed-Muller 전개식에 의한 3치 논리회로의 설계
한국정보통신학회논문지
2007 .03
Logic Synthesis for Multi-level Reed Muller Circuits Using Matrix Transformations
ICVC : International Conference on VLSI and CAD
1993 .01
Reed-Muller 부호의 복호에 관한 연구 ( On the Decoding Algorithm of Reed-Muller Codes )
대한전자공학회 학술대회
1984 .01
BDD를 이용한 이단계 Reed-Muller 회로의 합성
전기학회논문지
1995 .04
Reed - Muller 전개식에 의한 범용 논리 모듈 Uf 의 다치 논리 회로의 최적 합성에 관한 연구 ( A Study on Optimal Synthesis of Multiple - Valued Logic Circuits using Universal Logic Modules Uf based on Reed - Muller Expansions )
전자공학회논문지-C
1997 .12
0