지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
0.5㎛ 이하의 CMOS 기술을 위한 공정 및 소자 설계에 관하여 (On the Process and Device Design for Sub-0.5㎛ CMOS Technology )
대한전자공학회 학술대회
1989 .01
CMOS 표준 셀의 자동설계 ( An Automated Design of CMOS Standard Cells )
전자공학회논문지
1986 .11
Principles of CMOS System Design
한국통신학회 워크샵
1986 .01
CMOS 디지털 게이트의 최대소모전력 예측 매크로 모델
전기학회논문지 A
1999 .10
AN ALGORITHM FOR CMOS CELL / MACRO LAYOUT SYNTHESIS
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1992 .01
2.5V-2.4㎓ CMOS 전력 증폭기의 설계
대한전자공학회 학술대회
2000 .06
이중 금속 CMOS 공정을 이용한 표준 셀의 데이타 베이스 ( A Data Base of Standard Cell using Double Metal CMOS Process )
한국통신학회 학술대회논문집
1988 .01
고정밀 CMOS 스마트 온도센서 설계
대한전자공학회 학술대회
2009 .11
CMOS기반 홀 플레이트 설계에 관한 연구
대한전자공학회 학술대회
2016 .11
CMOS 아날로그 셀 라이브레리 설계에 관한 연구 - CMOS 온-칩 전류 레퍼런스 회로 ( A Study on a CMOS Analog Cell-Library Design ( - A CMOS On-Chip Current Reference Circuit ) )
전자공학회논문지-A
1996 .04
CMOS를 이용한 연산증폭기의 회로 해석 및 설계 ( A Study on the Analysis and Design of Operation Application by Using CMOS )
대한전자공학회 학술대회
1987 .07
표준 CMOS 공정을 이용한 카오스 칩 설계
대한전자공학회 학술대회
1997 .11
CMOS 이미지 센서를 위한 A/D 변환기의 설계
대한전기학회 학술대회 논문집
1999 .11
표준 CMOS 공정을 이용한 카오스 칩 설계 ( Design of the Chaotic Chip Using 0.8mm Standard CMOS Technology )
대한전자공학회 학술대회
1997 .11
0.18㎛ CMOS 공정을 이용한 발화형 뉴런 모델
대한전자공학회 학술대회
2014 .06
누설전력소비만을 갖는 CMOS 전달게이트 회로
대한전자공학회 학술대회
2008 .06
CMOS LC VCO Using 0.18 μm Mixed Signal CMOS Process
대한전자공학회 ISOCC
2006 .10
High-frequency용 CMOS OP AMP 설계 ( Design of CMOS AMP for High-frequency Applications )
대한전자공학회 학술대회
1986 .01
완전 자체 검증 CMOS 회로 설계
대한전자공학회 학술대회
1994 .11
완전 자체 검증 CMOS 회로 설계 ( Design of a Totally Self-Checking CMOS Circuit )
대한전자공학회 학술대회
1994 .11
0