메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
전상운 (한국항공우주연구원)
저널정보
한국항공우주학회 한국항공우주학회 학술발표회 초록집 한국항공우주학회 2013년도 추계학술대회
발행연도
2013.11
수록면
1,505 - 1,511 (7page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (3)

초록· 키워드

오류제보하기
본 논문은 소프트 CPU 기반의 소형 전장품 설계 및 개발에 대한 것을 다루고 있다. 소프트 CPU는 소프트웨어를 이용한 로직 합성을 통해서 FPGA 내부에 구성되는 마이크로 프로세서이다. 소프트 CPU중 Nios-Ⅱ 프로세서를 적용하여 다양하고, 다시 구성할구 있고, 다시 조립 가능한 하부 모듈로 설계하고, 개발하였다. 모듈화를 구성하기 위해서 메인 보드와 하부 보드 모두 전원과 데이터 버스가 공통으로 구성하고 선택적으로 사용할 수 있도록 하였다.

목차

초록
ABSTRACT
1. 서론
2. 소프트 CPU IP 코어
3. 소형 전장품 개념 설계
4. 보드 상세 설계
5. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2015-550-001085549