지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1. Introduction
2. The FFT Algorithm and its Architecture
3. The New Instructions and Their Architecture
4. Performance Comparisons
5. Conclusions
Reference
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A DSP Architecture for High-Speed FFT in OFDM Systems
[ETRI] ETRI Journal
2002 .10
Design and Verification for Dual Issue Digital Signal Processor
대한전자공학회 ISOCC
2009 .11
고속 및 면적 효율적인 FFT 알고리즘 개발 및 하드웨어 구현
대한전자공학회 학술대회
2000 .11
ADSP-2105를 이용한 범용 DSP 보드의 제작 및 이를 이용한 실시간 FFT 분석기의 구현
한국음향학회 워크샵
1994 .01
DSP를 이용한 VDSL 모뎀용 FFT 구현 및 하드웨어 필랫폼 설계
한국통신학회 학술대회논문집
2000 .11
디지털 오디오 신호처리에 적합한 DSP 설계 및 FPGA 검증
대한전자공학회 학술대회
2007 .07
디지털 오디오 신호처리에 적합한 DSP 설계 및 FPGA 검증
대한전자공학회 학술대회
2007 .07
High - Performance DSP Architecture for Co - processing
대한전자공학회 기타 간행물
2001 .11
파이프라인 FFT 프로세서 설계을 위한 하드웨어 구조 분석
대한전자공학회 학술대회
2008 .06
Novel Instructions and Their Hardware Architecture for Video Signal Processing
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
Radar System에서 Real-Time을 위한 FFT Hardware block의 설계 및 하드웨어-소프트웨어 동시-검증
대한전자공학회 학술대회
2009 .07
고속 FFT 연산을 위한 새로운 DSP 명령어 및 하드웨어 구조 설계
전자공학회논문지-SD
2002 .11
MB-OFDM UWB 통신 시스템을 위한 고속 2-Parallel Radix-2⁴ FFT 프로세서의 설계
대한전자공학회 학술대회
2006 .06
A radix-8/4/2 FFT processor for OFDM systems
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2009 .07
SODAS-DSP DSP 하드웨어 자동설계 시스템 ( SODAS-DSP : An Automatic Synthesis System for DSP Hardwares )
대한전자공학회 학술대회
1995 .01
고성능 DSP 아키텍쳐 설계에 대한 연구
대한전자공학회 학술대회
2000 .11
A 8-BASE FFT Algorithm
ICEIC : International Conference on Electronics, Informations and Communications
1993 .08
A 8-Base FFT Algorithm
International Conference on Electronics, Informations and Communications
1993 .01
ASIP Instructions and Their Hardware Architecture for H.264 / AVC
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2005 .12
Design of Vector Register Architecture in DSP Processor for Efficient Multimedia Processing
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2007 .12
0