메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Dongyeob Chun (Hankuk University of Foreign Studies) Joonho Kim (Hankuk University of Foreign Studies) Seonyoung Lee (Hankuk University of Foreign Studies) Kyeongsoon Cho (Hankuk University of Foreign Studies)
저널정보
대한전자공학회 대한전자공학회 ISOCC ISOCC 2008 Conference
발행연도
2008.11
수록면
156 - 159 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
Motion estimation for H.264/MPEG-4 video CODEC is very complex and requires a huge amount of computational efforts because it uses multiple reference frames and variable block sizes. This paper describes the architecture and design of high-performance unified motion estimation IP based on fast algorithms for multiple reference frame selection, block matching with variable search window, block mode decision, and motion vector estimation. We described the RTL circuit in Verilog HDL and synthesized the gate-level circuit using 130nm standard cell library. The resultant circuit consists of 77,600 logic gates and 432x8x32-bit dual-port SRAM"s. It has the maximum operating frequency of 161MHz and can process up to 51 D1 (720x480) color image frames per second.

목차

Abstract
Ⅰ. INTRODUCTION
Ⅱ. DESCRIPTION OF ALGORITHMS
Ⅲ. PROPOSED ARCHITECTURE
Ⅳ. PERFORMANCE ANALYSIS AND COMPARISON
Ⅴ. CONCLUSIONS
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001758519