메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Daehyun Jang (Samsung Electronics CO., Ltd.) Naya Ha (Samsung Electronics CO., Ltd.) Joo-Hyun Park (Samsung Electronics CO., Ltd.) Seung-Weon Paek (Samsung Electronics CO., Ltd.) Hyo-Sig Won (Samsung Electronics CO., Ltd.) Kyu-Myung Choi (Samsung Electronics CO., Ltd.)
저널정보
대한전자공학회 대한전자공학회 ISOCC ISOCC 2008 Conference
발행연도
2008.11
수록면
70 - 73 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this study, we implemented an auto-correction method for layout of 45nm standard cells to get Design-for-Manufacturability (DFM) friendly design. The proposed method avoids lithography hotspot and particle defect, which are the source of systematic and random variation, by utilizing litho simulation and critical area analysis during optimization. In addition, to achieve maximum benefit of standard cell optimization, most of the recommended rules (RR) are applied to the standard cells. To assure the consistency of the optimization result, priority was given for each rule and the optimization is performed based on the priority. Using the proposed method, optimization time decreased tremendously compared to manual correction; therefore, the proposed layout optimization can handle thousands of standard cells with reasonable runtime. Verification results with manufacturing checking deck showed that DFM-friendly index improved by over 4.3% on optimized cells when compared to the original cells.

목차

Abstract
Ⅰ. INTRODUCTION
Ⅱ. DFM OPTIMIZATION PRELIMINARY
Ⅲ. DFM OPTIMIZATION FLOW
Ⅳ. EXPERIMENTAL RESULT
Ⅴ. CONCLUSION
ACKNOWLEDGMENT
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001758317