메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Kyoungwon Kim (Seoul National University) Sanghyun Park (Seoul National University) Yunheung Paek (Seoul National University)
저널정보
대한전자공학회 대한전자공학회 ISOCC ISOCC 2009 Conference
발행연도
2009.11
수록면
373 - 376 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
H.264 is the latest standard for video compression. The H.264 encoder is often regarded as a heavy application for most of the modern SoC (system-on-chip) systems. Thus many of them implement H.264 with ASICs. Although the ASIC-based approach can benefit from low power consumption, area minimization, and high performance, it suffers from the lack of flexibility which increases NRE cost and time-to-market. As an alternative solution, ASIP-based designs have been suggested to alleviate the problems of ASIC approaches. However, ASIP approach also suffers from its insufficient computing power to run H.264. In this paper, we propose an ASIP solution which partially incorporates ASIC-style complex instruction to boost up the performance. Our architecture shows the similar area cost and performance as compared to full ASIC-based designs, but exhibits 52% better performance as compared to TI DSP. It also runs 9 times faster for fully optimized x264 on Pentium D.

목차

Abstract
I. INTRODUCTION
II. RELATED WORKS
III. THE PROPOSED ISA AND MICRO-ARCHITECTURE
IV. EXPERIMENT
V. CONCLUSION
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001483026