메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Yasir Jan (포항공과대학교) Myung Jin Park (포항공과대학교) Young Hwan Kim (포항공과대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2008년도 SOC 학술대회
발행연도
2008.5
수록면
41 - 44 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
Plasma display panel controller sends data of each subfield one by one to the panel. The signal processing block in the controller generates subfield mapped data from the frame data, which has to be arranged before sending it to the panel. The proposed design of subfield data aligner separates the data of signal processing block into different subfields and aligns it, for sending it to the panel. After aligning the data is written into SDRAM, therefore real time data writing in SDRAM with fast row switching is considered while reducing the buffer size in the aligner. When single frame data is available in the SDRAM, the data is sent to data driver buffers in the controller, for further alignment before sending it out to the panel data drivers. This paper proposes design of subfield data aligner with reduced size of buffer used for aligning purposes.

목차

Abstract
Ⅰ. Introduction
Ⅱ. Subfield Data Aligner
Ⅲ. Synthesis and Results
Ⅳ. Conclusion
Ⅴ. Acknowledgements
References

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004205575