메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Hua-An ZHAO (Kumamoto University) Qingsheng HU (Southeast University)
저널정보
대한전자공학회 ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications ITC-CSCC : 2009
발행연도
2009.7
수록면
808 - 811 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
To increase both the capacity and the processing speed for input-queued (IQ) switches, we proposed a fair scalable scheduling architecture (FSSA) where several chips of cascaded sub-scheduler compose a large-scale high performance network scheduler. In this paper, we present an improved scheduling algorithm named DIFSSA where a distributed iteration scheme is employed based on FSSA. The simulation and measurement results show that DIFSSA achieves better performance on average delay and throughput under heavy loads compared to existing algorithms and its scheduler performance and the processing time are also better than the other. Moreover, it has been implemented by 4 Xilinx FPGAs as 64×64 switch whose data rates can be up to 800Mbps and the tradeoff between performance and hardware complexity has been solved peacefully.

목차

Abstract
1. Introduction
2. VOQ and FSSA
3. Simulation and Implementation Results
4. Implementation Results
4. Conclusion
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004021797