메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
한경은 (한국전자통신연구원) 김승환 (한국전자통신연구원) 안계현 (한국전자통신연구원) 김광준 (한국전자통신연구원)
저널정보
한국통신학회 한국통신학회논문지 한국통신학회논문지 제35권 제11호(네트워크 및 융합서비스)
발행연도
2010.11
수록면
1,579 - 1,587 (9page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 40G/100G 이더넷의 구조적 특징을 고려하여 PCS(Physical Coding Sublayer) 송수신부를 설계하고 로직 시뮬레이션을 통하여 각 모듈의 기능을 검증한다. 이를 위하여 PCS 송수신부의 기능 모듈 및 입출력신호를 정의하고 HDL 프로그래밍 언어를 사용하여 각 기능을 구현하였다. 설계한 PCS 송수신부는 64B/66B 인코딩과 디코딩, 동작 모드에 따른 스크램블링과 디스크램블링, 송수신 프레임의 유효성 여부 판단 기능, 다중 레인 분배 및 정렬 기능을 제공한다. 설계한 PCS 송수신부의 기능 검증을 위하여 ModelSim 시뮬레이터를 이용하였으며, 입력 데이터에 따른 모듈 동작 및 타이밍 관점에서 기능을 확인하였다. 이를 통하여 설계한 PCS 송수신부의 각 기능 모듈이 올바르게 동작함을 확인할 수 있었다.

목차

요약
ABSTRACT
Ⅰ. 서론
Ⅱ. 40G/100G 이더넷 물리계층
Ⅲ. 40G/100G 이더넷 PCS 송수신부 설계
Ⅳ. 기능 검증
Ⅴ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-567-003931061