지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
1. 서론
2. 이론적 고찰
3. 시뮬레이션 결과
4. 결론
참고 문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
DRAM 특집을 내면서
전기의세계
1989 .04
DRAM에서 높은 정확도를 갖는 온도 센서
대한전자공학회 학술대회
2006 .11
개선된 전력소비 특성을 갖는 Dram용 감지회로 설계에 관한 연구 ( A Study on the Design of Sense Amplifier With Enhanced Power Consumption Characteristic for Dram`s )
대한전자공학회 학술대회
1990 .11
CMOS DRAM 주변회로의 Standard Cell 개발
대한전자공학회 학술대회
1992 .06
CMOS DRAM 주변회로의 Standard Cell 개발 ( The Development of Standard Cell for Cmos Dram Peripheral Circuits )
대한전자공학회 학술대회
1992 .07
CMOS DRAM의 고속감지증폭기 설계 ( Design of the High Speed Sense Amplifier for CMOS DRAM )
대한전자공학회 학술대회
1985 .01
CMOS DRAM의 고속감지증폭기 설계
대한전자공학회 학술대회
1985 .06
Sub 0.25㎛ CMOS Technology for Future DRAM
ICVC : International Conference on VLSI and CAD
1993 .01
저전압 DRAM 회로 설계 검토 및 제안 ( Reviews and Proposals of Low-Voltage DRAM Circuit Design )
전자공학회논문지-SD
2001 .04
Low Power Consumption Circuits for High Density DRAM`s
ICVC : International Conference on VLSI and CAD
1997 .01
256K DRAM의 신뢰성
전자진흥
1985 .01
DRAM의 한계
전기의세계
1989 .04
개선된 전력소비 특성을 갖는 DRAM용 감지회로 설계에 관한 연구.
대한전자공학회 학술대회
1990 .11
초고속 DRAM의 클록발생 회로를 위한 CMOS 전류원의 설계기법 ( Design Methodology of the CMOS Current Reference for a High-Speed DRAM Clocking Circuit )
전자공학회논문지-SC
2000 .03
ECC를 적용한 DRAM의 초기화 시간 최소화 방법
대한전기학회 학술대회 논문집
2006 .10
정전기에 의한 CMOS DRAM 내부 회로의 파괴 Mechanism 과 입력 보호 회로의 개선 ( ESD damage Mechanism of CMOS DRAM internal circuit and improvement of input protection circuit )
전자공학회논문지-A
1994 .12
DRAM의 저전력 , 고속화에 따른 VDC 설계에 관한 연구 ( A Study on the Design of the Voltage Down Converter for Low Power , High Speed DRAM )
대한전자공학회 학술대회
1998 .11
DRAM의 저전력, 고속화에 따른 VDC 설계에 관한 연구
대한전자공학회 학술대회
1998 .11
McSimA+ 시뮬레이터를 활용한 DRAM 파라미터별 성능 민감도 연구
대한전자공학회 학술대회
2016 .06
DRAM에서 높은 정확도를 갖는 CMOS 온도 센서
대한전자공학회 학술대회
2006 .11
0