메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문은 Cartesian 피드백 방법을 이용하여 전력 증폭기의 선형성을 개선한 860 ㎒ 대역의 송신기의 설계에 관한 것이다. 피드백 루프를 통하여 발생하는 이득 및 위상의 불일치와 DC offset에 의한 영향을 제거하기 위하여 ADS simulation을 이용하여 특성 변화를 예측하였다. 제작된 Cartesian 피드백 송신기는 출력 전력 43 ㏈m에서 -54 ㏈c의 IMD3 특성을 나타내었으며, 이는 선형화 전과 비교하여 22.4 ㏈의 선형성 개선 효과가 있음을 의미한다. 따라서 본 논문에서 제작한 Cartesian 피드백 송신기를 이용하여 협-대역 전송시스템에 적용할 수 있음을 확인하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. Cartesian 피드백 송신기
Ⅲ. Simulation
Ⅳ. 설계 및 제작
Ⅴ. 결론
참고문헌

참고문헌 (5)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-427-016520018