메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
한국정보기술학회 한국정보기술학회논문지 韓國情報技術學會論文誌 제3권 제4호
발행연도
2005.9
수록면
39 - 47 (9page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 위상배열 안테나에서 사용할 수 있는 저 전력용 Surface Mount PIN 다이오드 위상기를 설계한다. 위상기는 부하선로방식을 사용하여 45°, 22.5°, 11.25° 등 3비트로 설계한다. IMT-2000의 상ㆍ하향 링크를 포함하는 1.885~-2.2㎓의 주파수 범위에 대해 각 위상 비트를 측정한 결과, 모든 비트가 설계 중심주파수에서 위상오차 ±1.5°를 벗어나지 않았으며, 평균 ±60°의 위상오차로 아주 우수한 결과를 얻었다. 중심주파수에서 삽입손실은 평균 -2.81㏈이며 각 단의 위상기는 평균 -0.94㏈의 삽입손실을 갖는다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 부하 선로방식 위상기
Ⅲ. 부하 선로방식의 구현방법
Ⅳ. 3비트 디지털 위상기의 설계
Ⅴ. 실험 및 결과
Ⅵ. 결론
참고문헌
저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-566-016511420