메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 고속으로 동작하는 BiCMOS회로를 이용한 전가산기를 설계한다. 설계되는 회로는 전가산기의 논리 부분은 CMOS로 구성하고 출력단은 바이폴라 트랜지스터 드라이버와 풀 스윙 동작을 위한 MOS 트랜지스터로 구성된다. BiCMOS 회로는 출력단의 바이폴라 트랜지스터의 동작특성으로 인하여 풀 스윙을 하지 못하고 CMOS회로는 공급전압이 감소하면 지연시간이 급격히 증가하므로 본 논문에서는 출력단에 부가된 트랜지스터를 이용하여 저 전압에서도 고속 풀 스윙 동작을 하고 외부 파라미터의 변화에도 안정적으로 동작하도록 설계한다. 설계되는 BiCMOS회로를 이용한 전가산기가 기존의 CMOS를 이용한 전가산기보다 저 전압에서도 안정적으로 동작하는 것을 Spice회로 시뮬레이션을 통해 입중한다.

목차

요약

Ⅰ 서론

Ⅱ. BiCMOS회로의 기본 구성

Ⅲ. 고속 BiCBOS회로를 이용한 전가산기 설계

Ⅳ. 회로 시뮬레이션및 결과

Ⅴ. 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017987689