메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
현재 발달된 하드웨어 기술은 다중 포트를 가진 레지스터를 이용한 슈퍼 스케일러 프로세서를 실용화하고 있다. 다중 포트 레지스터의 장점은 읽기 접근에 대해서는 한번에 여러 명령어에서 레지스터를 공유할 수 있다는 것이다. 이 논문은 높은 수준에서 이러한 다중 포트 레지스터를 가진 파이그라인 슈퍼 스케일러 프로세서의 타이밍 특성과 자원 제한을 묘사하기 위한 정형 방법을 제시한다. 지난 번 논문에서는 이 다중 포트 레지스터 ... 전체 초록 보기

목차

요약

1. 서론

2. 다중 포트 레지스터 프로세서 명령어를 위한 ACSMR

3. ACSMR을 이용한 ToyP 명령어 모델링

4. ACSMR을 이용한 ToyP 실행 모델링

5. 결론

참고 문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017980862