메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
본 논문에서는 차세대 지능망 (AIN : Advanced Intelligent Network) 플랫폼 위에서 개인통신서비스(PCS : Personal Communication Service)를 구현하고자 할때 VLR(Visited Location Register) 위치에 따라서 3가지의 PCS의 물리적 구조를 정의한다. PCS 호 처리 프로세서들간의 처리 시간은 이들을 연결하는 프로토콜에 따라 다르므로 망의 구성요소들 간의 인터페이스를 정의하고, 이들 간의 처리시간을 모델링한다. 본 연구에서 제안한 PCS에 대한 성능 파라메터로는 PCS망의 Loop delay와 PCS망의 Queuing delay로 이루어지는 TRD(Total Registration Delay)를 고려하여 PCS의 여러 기본 서비스 특징들중 하나인 ‘개인통신호 위치등록(PCS Registration)’의 roaming 성능을 분석한다.

목차

요약

1. 서론

2. PCS를 위한 AIN Platform구조

3. 시간지연 모델

4. 프로세스 대기시간

5. PCS 개인통신호 위치등록의 TRD

6. 성능규정 값 과 Simulation 결과

7. 결론

8. 참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017973658