메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
Korean Institute of Information Scientists and Engineers 한국정보과학회 학술발표논문집 한국정보과학회 1994년도 봄 학술발표논문집 제21권 제1호
발행연도
1994.4
수록면
745 - 748 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
공유 버스 시스템은 새로운 마이크로프로세서의 개발로 인한 메모리 요청에 따른 대역폭을 따라가기 힘들기 때문에 버스 트래픽이 심각하게 증가하는 현상을 유발한다. 이러한 공유 버스 시스템의 단점은 버스의 클럭 사이클이 제한되어 있다는 점과 중재기능으로 인해 프로세서 효율에 제약을 준다는 점이다. 본 논문에서는 이의 단점을 보완할 수 있는 대체 구조인 단방향 슬롯 링 구조하에서 분석적 모델과 이산적 모델에 의한 시뮬레이션을 통해 캐쉬 일관성 프로토콜들을 평가하고자 한다. 또한, 분석적 모델에 사용된 각 변수를 통해 공유 데이타에 대한 확률값을 구한 후 세개의 캐쉬 프로토콜 간의 성능 차이점을 분석하고 분석적 모델의 결과를 시뮬레이션과 비교함으로써 환인한다. 결과로서, 분석적 모델과 시뮬레이션을 통해 기록 갱신 프로토콜의 효율성을 보여주며, 시스템 크기와 공유율 그리고 프로세서 사이클 대 링 사이클 비의 변화를 통해 링의 트래픽을 측정함으로써 단일 링의 확장 한계 프로세서의 수를 결정한다.

목차

요약

Ⅰ. 서론

Ⅱ. 슬롯 링 다중 프로세서

Ⅲ. 캐쉬 일관성 프로토콜의 분석적 모델링

Ⅳ. 성능 분석

Ⅴ. 결론

참고 문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017970622