메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
반도체 기술이 발전함에 따라 저가격 고성능의 프로세서를 하이퍼큐브를 형태로 연결하여 병렬처리를 함으로써 큰 계산능력을 얻을 수 있다. 분산 기어장소, 메세지 전송의 다중 컴퓨터 시스템인 하이퍼큐브의 성능을 높이기 위하여 메세지의 전송 속도를 높이고, 프로세서 노드의 중앙처리장치가 메세지를 전송하는데 낭비하는 시간을 줄여야 한다. 그리고 하이퍼큐브의 형태로 다수의 노드를 연결하려면 링크의 전선수가 적어야 한다. 적은 수의 전선ㄴ으로 데이타를 고속으로 전송하기 위하여 노드간에 비데오램을 사용하는 직렬 통신 링크와 중앙처리장치의 부담을 줄이기 위하여 경로배정기를 설계하였다. 경로배정기는 직렬 링크와 중앙처리 사이에서 둘을 연결하여 주며 중앙처리장치에서 처리하던 메세지 전송, 메세지 통과와 링크의 관리, 경로배정, 메세지의 복사 등을 담당하도록 하여 중앙처리장치가 문맥교환과 메세지의 복사를 함에 따른 부담을 줄여서 다른 일을 계속 하도록 하여 중앙처리장치의 효율을 높이고, 태스크의 처리시간을 줄일 수 있으므로 전체 하이퍼큐브 시스템의 성능을 높일 수 있다.

목차

요약

1. 서론

2. 하이퍼큐브

3. 경로배정기

4. 직렬 링크

5. 하드웨어의 구성

6. 경로배정기에서 사용된 알고리즘

7. 성능평가

8. 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017952726