메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문은 최근 수행된 32비트 RISC 마이크로 프로세서의 논리 설계에 대하여 설명한다. 본 프로세서는 SPARC 마이크로 프로세서와의 완전한 호환성을 가지도록 설계되었으며, 논리 시뮬레이터를 사용하여 검증되었다. 따라서 동작성이라는 입장에서는 SPARC 마이크로 프로세서상에서 응용되는 모든 프로그램이 어떤 수정없이도 본 프로세서에서 수행될 수 있다.

목차

요약

Ⅰ 서론

Ⅱ 사양 설계

Ⅲ Data Path의 설계

Ⅳ Control Path의 설계

Ⅴ 시뮬레이션 및 결론

Ⅵ 참고 문헌

- 후기 -

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017913296