메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
Korean Institute of Information Scientists and Engineers (구)정보과학회논문지 정보과학회논문지 제19권 제6호
발행연도
1992.11
수록면
691 - 702 (12page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
항공 우주 시스템, 생명 지원 시스템, 핵 발전소 등 위험한 실시간 시스템의 신뢰성을 높이기 위한 방법으로서, 고장 허용 클럭 동기 방법에 대한 연구가 최근 활발히 이루어지고 있다. 특히, 조밀하고 신뢰성있게 클럭이 동기되어야 하는 응용분야에서는 하드웨어 방식과 클럭 동기의 방법이 적절하다. 본 논문에서는 새로운 하드웨어 방식의 클럭 동기 방법과 하드웨어 설계를 제안하였다. 제안하는 방법에서는 아날로그 위상고정 클럭대신 디지틀 클럭을 사용하였다. 기존 방식의 문제점들을 해결하기 위해 복잡한 참조 클럭 투표 방식대신 수정된 소프트웨어 클럭 동기 알고리즘을 채택하였다. 본 논문에서는 하드웨어 방식으로는 처음으로 최대 클럭 편차를 분석하였다. 비잔틴 고장이 발생하였을 때 설계된 회로가 바르게 동작하며 클럭 동기가 이루어짐을 검증하였으며, 이것은 로직 시뮬레이터인 Verilog-XL을 사용한 시뮬레이션을 통해 이루어졌다.

목차

요약

ABSTRACT

1. 서론

2. 배경

3. 소프트웨어 알고리즘을 적용한 하드웨어 방식의 클럭 동기 방법

4. 시뮬레이션

5. 결론

참고문헌

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017779223