메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
전력전자학회 전력전자학회논문지 전력전자학회 논문지 제8권 제2호
발행연도
2003.4
수록면
116 - 127 (12page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문애서는 UPS 인버더의 성능 개선을 위하여 출력측 LC 필터의 커패시터 전압과 전류의 2 중 제어루프를 구성하고 ,2 중 제어루프에 디지털 제어시스템음 채택하였다. 또한 , 디지털 제어기의 연산지연시간을 보상하기 위하여 이러한 연산지연시간을 인버터 플랜트의 고유한 파라미더로 가정하고 , 플랜드 모델에 포함시켜 모넬링 하였다. UPS 인버터 출릭전압의 과도상태 응답특성을 개선하고 , 파라미터 변동에 강인한 특성을 얻기 위히여 2 중 재어루프에서 내부 전류 재어루프는 대부 모델 제어기를 제안하였다. UPS 인벼티 출력전압의 0 의 정상상태 오차를 얻기 위하여 외부 전압 제어루프는 비례 재어기와 공진 재어기를 병렬로 연결한 비례 공진 전압세어기를 재언하였다.

목차

요약

ABSTRACT

1.서론

2.단상 UPS 인버터의 모델링

3.UPS 인버터의 2중 디지털 제어기 설계

4.시뮬레이션 및 실험 결과

5.결론

참고문헌

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-560-014227876