메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
대한전자공학회 전자공학회논문지-SD 전자공학회논문지 SD편 제38권 제11호
발행연도
2001.11
수록면
64 - 71 (8page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
고정도 전류-모드 신호 처리를 위한 새로운 바이폴라 트랜스레지스턴스 증폭기(TRA)와 이것의 오프셋 보상된 TRA를 제안하였다. 두 TRA는 전류 입력을 위한 두 개의 전류 폴로워, 전류차를 얻기 위한 전류 가산기, 전류를 전압으로 변환시키기 위한 저항, 그리고 전압 출력을 위한 전압 폴로워로 구성되었다. 오프셋 보상된 TRA는 TRA의 오프셋 전압을 감소시키기 위한 다이오드 결선된 npn과 pnp 트랜지스터를 채용하였다. 시뮬레이션 결과, TRA는 입-출력 단자에서 0.5 Ω의 임피던스와 40 mV의 오프셋 전압을 갖고 있다는 것이 확인되었다. 오프셋 보상된 TRA는 1.1 mV의 오프셋 전압과 0.25 Ω의 임피던스를 갖고 있다. 두 개의 TRA를 단위-이득의 트랜스레지스턴스를 갖는 전류-전압 변환기로 이용할 때 3-dB 차단 주파수는 40 MHz이다. 제안한 두 TRA의 전력 소비는 11.25 mW이다.

목차

1. 서론

2. 트랜스레지스턴스 증폭기(TRA) 회로 구성 및 동작 원리

3. 시뮬레이션 결과 및 고찰

4. 결론

참고문헌

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-013691808